

# Une école de l'IMT

## Rapport du projet ASCON

Ness TCHENIO Ecole des Mines de Saint-Etienne cycle ISMIN

16 mai 2024

## Table des matières

| 1            | Introduction |                                      |                  |  |  |  |
|--------------|--------------|--------------------------------------|------------------|--|--|--|
| 2            | Pré          | Présentation de l'algorithme ASCON 3 |                  |  |  |  |
|              | 2.1          | Structure globale                    | 3                |  |  |  |
|              | 2.2          | Structure du dossier SystemVerilog   | 4                |  |  |  |
| 3            | Les          | différents modules                   | érents modules 4 |  |  |  |
|              | 3.1          | La permutation                       | 4                |  |  |  |
|              |              | 3.1.1 Addition de constante          | 5                |  |  |  |
|              |              | 3.1.2 Couche de substitution         | 6                |  |  |  |
|              |              | 3.1.3 Couche de diffusion            | 6                |  |  |  |
|              | 3.2          | Les XOR                              | 8                |  |  |  |
|              |              | 3.2.1 xor_begin                      | 8                |  |  |  |
|              |              | 3.2.2 xor_end                        | 9                |  |  |  |
|              | 3.3          | Mux et Register_state                | 10               |  |  |  |
|              |              | 3.3.1 state_register_w_en            | 10               |  |  |  |
|              |              | 3.3.2 mux_state                      | 10               |  |  |  |
|              | 3.4          | La permutation finale                | 11               |  |  |  |
| 4            | ASO          | ON TOP                               |                  |  |  |  |
|              | 4.1          | Finale state machine(FSM)            | 13               |  |  |  |
|              | 4.2          | Le module ASCON_top                  | 15               |  |  |  |
| 5 Conclusion |              |                                      |                  |  |  |  |
|              | 5.1          | Les points à corriger                | 17               |  |  |  |
|              | 5.2          | Retour sur le projet                 | 17               |  |  |  |

## 1 Introduction

Dans une ère où nos données circulent à travers un réseau numérique mondial, leur chiffrement est essentiel pour préserver la confidentialité des échanges et informations personnelles.

L'algorithme ASCON est un des algorithmes de chiffrement existant, utilisé notamment dans les dispositifs IoT (Internet of Things) et dans les systèmes embarqués, garantissant la sécurité des données sensibles échangées dans ces environnements.

Chaque algorithme ASCON a une clé de chiffrement : les algorithmes ASCON128 ont des clés de 128 bits assurant une sécurité robuste des données.

La réalisation du projet consiste en la conception et la simulation d'un système de cryptage ASCON128 dans le langage de description matériel SystemVerilog.

## 2 Présentation de l'algorithme ASCON

## 2.1 Structure globale

L'algorithme ASCON opère sur un état courant (ou état S) de 320 bits. A cet état S, on associe le type  $type\_state$ , défini dans le module ascon\_pack qui décompose les 320 bits en 5 registres de 64 bits  $(x_0, x_1, x_2, x_3 \text{ et } x_4)$ .

L'algorithme de chiffrement de données ASCON128 se décompose en quatre blocs :

- L'initialisation (en violet)
- La donnée associée (en rose)
- Le texte clair (en bleu)
- La finalisation (en orange)

Ces blocs correspondent à des étapes de chiffrement des données en entrée, état S, jusqu'à l'obtention du Tag de 128 bits, permettant la vérification de l'authenticité du message reçu.



FIGURE 1 – ASCON\_128

Chacun de ces blocs est constitué d'une, ou plusieurs, permutation-s et de xor (begin et/ou end). Nous étudierons l'implémentation de ces différents modules dans un second temps.

## 2.2 Structure du dossier SystemVerilog

La mise en œuvre d'un tel projet nécessite une organisation rigoureuse des différents répertoires. Les codes SystemVerilog sont répartis dans les répertoires SRC et LIB. Les fichiers sources sont placés dans SRC/RTL et les librairies associées dans LIB/LIB RTL.

Les fichiers de test sont situés dans SRC/BENCH et les librairies associées dans LIB/LIB\_BENCH. Les fichiers de test (tesbench) permettent l'éxecution des modules auxquels ils sont associés et ainsi de vérifier leur fonctionnement. Ces testbench sont simulés sur l'envrionnement ModelSim.

Le fichier init\_modelsim.txt (ASCON / init\_modelsim.txt) permet d'éxecuter les commandes afin d'initialiser correctement ModelSim.

Le fichier compile\_src.txt (ASCON / compile\_src.txt) permet l'éxecution de toutes les commandes de compilation, ainsi que le lancement de la simulation d'un *testbench*, en une seule commande.

### 3 Les différents modules

## 3.1 La permutation

La permutation joue un rôle clé dans le chiffrement de données. Chacun de ses composants, notamment par le biais d'opérations non-linéaires, mélange les bits de données assurant l'efficacité de l'algorithme de chiffrement et son indéchiffrabilité.

La permutation est composée de trois blocs :

- Add const
- Couche substitution
- Couche\_diffusion

#### 3.1.1 Addition de constante

L'addition de constante (add\_const) agit seulement sur le registre  $x_2$  de l'état S. Elle lui ajoute une constante de ronde i , à chaque ronde de la permutation.

Elle se modélise comme un xor entre le registre  $x_2$  et la constante de ronde  $c_r$   $x_2 \leftarrow \mathbf{x}_2 \oplus \mathbf{c}_r$ 

| Ronde $r$ de $p^{12}$ | Ronde $r$ de $p^6$ | Constante $c_r$                        |
|-----------------------|--------------------|----------------------------------------|
| 0                     |                    | 00000000000000000000000000000000000000 |
| 1                     |                    | 00000000000000000000000001             |
| 2                     |                    | 000000000000000000d2                   |
| 3                     |                    | 00000000000000000003                   |
| 4                     |                    | 00000000000000000000000000000000000000 |
| 5                     |                    | 00000000000000000000000000000000000000 |
| 6                     | 0                  | 00000000000000000096                   |
| 7                     | 1                  | 00000000000000000087                   |
| 8                     | 2                  | 00000000000000000078                   |
| 9                     | 3                  | 000000000000000000069                  |
| 10                    | 4                  | 00000000000000000005a                  |
| 11                    | 5                  | 00000000000000000004b                  |
|                       |                    |                                        |

FIGURE 2 – table de définition de la constante de ronde

Nous pouvons modéliser ce module ainsi :



Figure 3 – module add\_const.sv

L'entrée round\_i agit comme un pointeur vers une des constantes  $c_r$  qui sera additionnée avec la valeur dans l'entrée add\_i. La valeur de round\_i est incrémentée de 1 après chaque ronde de permutation.

La sortie add o correspond au résultat de l'addition entre add i et une constante.

Le bon fonctionnement du module est assuré par la cohérence des résultats lus en sortie du testbench. Ici, l'objectif est de simuler une permutation  $p^6$ , et retrouver en sortie le résultat indiqué sur la table de validation, pour chacune des valeurs de round i.



FIGURE 4 – testbench du module add const.sv

On constate ici que c'est bien le cas.

#### 3.1.2 Couche de substitution

Dans le module de couche de substitution, l'état S est considéré comme un tableau de 5 lignes et 64 colonnes (les lignes contiennent respectivement  $x_0$ ,  $x_1$ ,  $x_2$ ,  $x_3$  et  $x_4$ ).

Cette transformation va traiter les données par colonnes et appliquer aux 5 bits de chaque colonne, la table de subtistion s box définie ainsi :

FIGURE 5 – table de la sbox

Le premier des 5 bits lus correspond au Most Significant Bit (MSB). On obtient donc pour chaque colonne un nombre binaire à 5 bits qu'on convertit en héxadécimal. On lit alors ce nombre (x) sur la première ligne de la Figure 5 et on le remplace par le nombre S(x), lu sur la seconde ligne.

On représente ainsi ce module :



FIGURE 6 – module couche substitution.sv

On réalise à nouveau un *testbench*, pour vérifier le fonctionnement du module de couche de substitution. On prend en entrée, la valeur sortant du module d'addition de constante de la première ronde de permutation. On compare la valeur en sortie, avec celle annoncée dans le sujet pour la substitution de cette même ronde de permutation.



FIGURE 7 – testbench du module couche substitution.sv

Le bon fonctionnement du module permutation\_finale, étudié plus loin dans le rapport,nous exempte de tester la couche de substitution (et la couche de diffusion) sur les 6/12 rondes de permutation.

#### 3.1.3 Couche de diffusion

Le module de couche de diffusion agit sur chacun des 5 registres de l'état S.

L'écriture  $x_i \gg j$  est implémenté ainsi : diff\_i[i]  $\leftarrow$  diff\_i[i][j-1 :0], diff.\_i[i][63 :j] avec diff\_i[i] le registre i de l'état S en entrée du module couche\_diffusion.

La diffusion correspond à une rotation cyclique de j bits vers la droite.

```
\Sigma_0(x_0) = x_0 \oplus
                                                         19)
                                                                                         28)
                                        (x_0)
      \Sigma_1(x_1) =
                                                                                        39)
                                                         61)
\leftarrow \Sigma_2(x_2) =
                                                         1)
                                                                                        6)
                                        (x_2)
\leftarrow \quad \Sigma_3(x_3) \quad = \quad x_3 \quad \oplus \quad (x_3)
                                                        10)
                                                                \oplus
                                                                                        17)
                                                         7)
                                 \oplus
                                        (x_4)
                                                >>>
```

Figure 8 – opérations de la couche de diffusion

Le module est implémenté ainsi :



FIGURE 9 – module couche\_diffusion

Pour le *testbench*, on applique la sortie du module substitution de la première ronde de permutation, et on obtient bien le résultat attendu.



FIGURE 10 – testbench du module couche\_diffusion

#### 3.2 Les XOR

Au sein du système ASCON, la permutation comprend tantôt 6 itérations (noté  $p^6$ ), tantôt 12 itérations (noté  $p^{12}$ ).

A ces trois modules de permutation s'ajoutent des xor, déclenchés en amont (xor\_begin) ou en aval (xor\_end) des permutations. Les xor sont répartis ainsi :



FIGURE 11 – répartition des xor\_begin et xor\_end.sv

#### 3.2.1 xor begin

Le xor begin est ainsi modélisé ainsi :



FIGURE 12 – module xor begin perm.sv

En entrée on retrouve la donnée à chiffrer (state\_i), la clé de chiffrement (key\_i), et la valeur appliquée au xor.

L'activation de ce xor (en bleu) est conditionnée par deux entrées différenciant ses utilisations. Les entrées xor\_key\_beg\_i et xor\_d\_beg\_i agissent comme des pointeurs vers la valeur qui sera appliquée au xor.

$$-- xor_d_beg_i = 1$$

.En donnée associée :  $x_0 \leftarrow x_0 \oplus A_1$ 

.Avant chaque permutation dans texte clair. :

$$x_0 \leftarrow x_0 \oplus P_1$$

$$x_0 \leftarrow x_0 \oplus P_2$$

$$x_0 \leftarrow x_0 \oplus P_3 x_0 \leftarrow x_0 \oplus P_4$$

$$- xor_key_beg_i = 1$$

. En finalisation  $:x_1,x_2\leftarrow x_1,x_2\oplus \text{Key}$ 

## 3.2.2 xor end

Le xor\_end est utilisé en fin de permutation (à la dernière ronde). Il est modélisé ainsi :



Figure 13 – module xor end perm.sv

Les entrées xor\_lsb\_end\_i et xor\_key\_end\_i jouent le même rôle que xor\_key\_beg.i et xor\_d\_beg\_i. L'activation du xor\_end (en rose) est conditionnée par ces deux entrées, différenciant ses utilisations.

$$xor\_key\_end\_i = 1$$

- . En fin d'initialisation :  $x_3, x_4 \leftarrow x_3, x_4 \oplus \text{Key}$
- . En fin de texte clair :  $x_1, x_2 \leftarrow x_1, x_2 \oplus \text{Key}$

$$xor lsb end i = 1$$

. En fin de donnée associée :  $x_4[0] \leftarrow x_4[0] \oplus 1$ 

## 3.3 Mux et Register state

#### 3.3.1 state\_register\_w\_en

L'état courant S va subir des ensembles de permutations successives.

Il est donc nécessaire que l'état de fin d'une permutation soit mémorisé. Pour cela, on a implémenté un module state\_register\_w\_en qui, une fois activé, mémorise le nouvel état de la donnée. On modélise ce module ainsi :



Figure 14 – module register\_state.sv

## 3.3.2 mux state

Le module mux\_state permet de sélectionner la donnée qui va subir la permutation. L'activation, ou non, de l'entrée sel\_i permet la sélection de données de l'une ou l'autre des entrées data1\_i et data2\_i .

Pour la première ronde, le mux sélectionne la donnée entrant dans le système (donnée à chiffrer) puis pour les rondes suivantes, il sélectionne la donnée sortant de la ronde de permutation précédente.

Il est modélisé ainsi :



FIGURE 15 – module mux state.sv

## 3.4 La permutation finale

La permutation finale utilise tous les modules précédemment expliqués et les interconnecte afin d'effectuer la permutation complète. Elle est modélisée ainsi :



Figure 16 – module permutation finale.sv

Pour vérifier le bon fonctionnement de cette permutation, nous vérifions le résultat en sortie de la phase "Initialisation".

Nous appliquons en entrée, la valeur initiale indiquée dans le sujet. Dans le testbench de la permutation finale, à l'issue de la permutation  $p^{12}$ , on active l'entrée xor\_key\_end\_i pour activer le xor entre la donnée en sortie et 0,...,0,K où K est la clé de chiffrement sur 128 bits.

Nous lisons le résultat souhaité sur la ligne « reg  $\,$  to  $\,$  mux» pour counter  $\,$  i = b.



Figure 17 – testbench module permutation\_finale.sv

En sortie du *testbench*, on constate que la sortie reg\_to\_mux est décalée d'une ronde par rapport au résultat attendu. Cela s'explique par l'activation du reg\_state qui n'enregistre les résultats qu'à l'issue de la première ronde de permutation.

## 4 ASCON TOP

## 4.1 Finale state machine(FSM)

La machine d'état, doit gérer les différentes variables de contôles utilisées lors de la permutation

Elle va donc activer ou désactiver les variables de contrôle, en fonction de l'étape en cours.

Les variables d'entrée du module sont les suivantes :

```
start_iclock_iresetb_idata_valid_iround_i
```

```
Les variables de contrôle sont les variables en sortie du module :

— data_select_o, variable de sélection du mux

— en_xor_key_beg_o

— en_xor_d_beg_o

— en_xor_key_end_o

— en_xor_lsb_end_o

— en_reg_state_o

— cipher_valid_o

— end_o

— end_o

— en_cpt_round_o

— init_a_o, variable qu'on active pour une permutation à 12 rondes

— init_b_o,variable qu'on active pour une permutation à 6 rondes
```

Dans mon code, j'ai initialisé toutes les variables à une valeur par défaut. Ainsi pour chaque état, certaines valeurs sont modifiées, puis reprennent leur valeur initiale à la fin de l'état. On peut modéliser le diagramme d'état suivant où les variables à modifier sont indiquées à côté de chaque état.



 ${\tt FIGURE~18-Diagramme~d'\acute{e}tats}$ 

## 4.2 Le module ASCON top

Le module ASCON\_top permet de lier les modules permutation\_finale FSM\_moore compteur double init

On peut le modéliser ainsi



Figure 19 – module ascon top.sv

On réalise un *testbench* permettant de vérifier la validité de l'implémentation complète réalisée. Nous mettons en entrée les valeurs de clé K, la valeur de A, celle de N et l'état S donnés dans le sujet. On divise aussi la valeur P donnée, en 4 blocs de 64 bits (en appliquant un padding manuellement si nécessaire)

start\_i est activé (passé à l'état haut) pour lancer le chiffrement.



 $Figure\ 20-testbench\ du\ module\ ascon\_top.sv$ 

On constate que les résultats sont conformes à ceux attendus, jusqu'à l'état end\_da. On retrouve la valeur correcte pour l'état idle\_tc, décalée d'une ronde, puis les valeurs ne sont plus cohérentes.

## 5 Conclusion

## 5.1 Les points à corriger

L'algorithme dans son état ne permet pas le chiffrement complet de la donnée en entrée. Cela est dû à une activation incorrecte des variables d'état pour les états des blocs texte clair et finalisation. Corriger cela dans le module FSM moore aurait probablement réglé ce défaut.

## 5.2 Retour sur le projet

Finalement ce projet a été très instructif. Il m'a d'une part familiarisée avec de nouveaux logiciels (lateX,ModelSim), et avec le langage de programmation SystemVerilog mais m'a aussi appris à être rigoureuse dans mon travail.

Cela a été essentiel, par exemple, pour la mise en place de la Machine à États Finis (FSM), où chaque détail compte et où une compréhension approfondie des variables manipulées est cruciale pour l'obtention de résultats probants.